RT Dissertation/Thesis T1 Aceleración de técnicas de ajuste de bloques mediante el procesador Nios II T2 Nios II microprocessor-based acceleration of block-matching techniques A1 González Rodríguez, Diego PB Universidad Complutense de Madrid YR 2015 FD 2015-02-06 LK https://hdl.handle.net/20.500.14352/25624 UL https://hdl.handle.net/20.500.14352/25624 LA spa NO Tesis inédita de la Universidad Complutense de Madrid, Facultad de Informática, Departamento de Arquitectura de Computadores y Automática, leída el 16-09-2014 DS Docta Complutense RD 23 ene 2026