TY - THES AU - Peña Calvin, Andrea A3 - Garnica Alcázar, Óscar PY - 2021 UR - https://hdl.handle.net/20.500.14352/5381 AB - Este trabajo consiste en la implementación de un procesador RISC-V como un circuito integrado de aplicación específica (ASIC), usando la tecnología de celdas estándar de 28nm de STMicroelectronics. Para realizar el diseño del ASIC es necesario... AB - This project consists of implementing a RISC-V Application Specific Integrated Circuit (ASIC) using STMicroelectronics’ 28 nm standard cell technology. In order to design the ASIC, it is necessary to study the description of the processor, including... LA - spa KW - Circuito integrado de aplicación específica KW - ASIC KW - RISC-V KW - SweRV EH1 Core™ 1.8 KW - Síntesis KW - Place and route KW - Análisis estático de tiempos KW - Verificación formal KW - STMicroelectronics KW - Application-specific integrated circuit KW - SweRV EH1 Core KW - Synthesis KW - Static timing analysis KW - Verification TI - Implementación de un procesador RISC-V mediante un circuito integrado de aplicación específica T2 - RISC-V Application Specific Integrated Circuit M3 - bachelor thesis ER -