Aviso: Por labores de mantenimiento y mejora del repositorio, el martes día 1 de Julio, Docta Complutense no estará operativo entre las 9 y las 14 horas. Disculpen las molestias.
 

Esquema de Paralelización Híbrida para Máquinas de Búsqueda

dc.contributor.advisorPrieto Matías, Manuel
dc.contributor.authorBonacic Castro, Carolina
dc.date.accessioned2023-06-20T14:26:43Z
dc.date.available2023-06-20T14:26:43Z
dc.date.issued2008
dc.descriptionMaster en Investigación en Informática, Facultad de Informática, Departamento de Arquitectura de Computadores y Automática, curso 2007-2008
dc.description.abstractCon la irrupción de las CPU multicores (Chip-level MultiProcessor - CMPs-) se hace imprescindible desarrollar técnicas que aprovechen las ventajas de los CMPs para aumentar el rendimiento de las aplicaciones, haciendo uso de la computación paralela. En esta tesis se propone el diseño de una máquina de búsqueda capaz de explotar el nivel de paralelismo disponibles en los los CMPs, para el procesamiento de miles de consultas por unidad de tiempo. En particular, para esta aplicación y dada la enorme cantidad de recursos computacionales que demanda, es importante desarrollar estrategias paralelas que sean capaces de aprovechar eficientemente el hardware disponible. El diseño propuesto utiliza técnicas de computación paralela y distribuida para organizar y procesar las consultas. Se propone un esquema de paralelización híbrida basado en los paradigmas de programación BSP y OpenMP que ha sido diseñado para sacar el máximo provecho de las características multi-threading de los CMPs para máquinas de búsqueda. Se describen implementaciones y experimentos realizados sobre dos tipos de procesadores: UltraSPARC T1 de Sun Microsystem y dos nodos Intel Quad-Xeon.
dc.description.departmentDepto. de Arquitectura de Computadores y Automática
dc.description.facultyFac. de Informática
dc.description.refereedTRUE
dc.description.statusunpub
dc.eprint.idhttps://eprints.ucm.es/id/eprint/10053
dc.identifier.urihttps://hdl.handle.net/20.500.14352/54493
dc.language.isospa
dc.page.total73
dc.rightsAtribución-NoComercial 3.0 España
dc.rights.accessRightsopen access
dc.rights.urihttps://creativecommons.org/licenses/by-nc/3.0/es/
dc.subject.cdu004.932(043.3)
dc.subject.cdu004.923(043.3)
dc.subject.keywordParalelización híbrida
dc.subject.keywordMáquinas de búsqueda
dc.subject.keywordCPU multicolor
dc.subject.keywordParadigmas de programación BSP
dc.subject.keywordParadigmas de programación OpenMP
dc.subject.keywordProcesadores
dc.subject.keywordUltraSPARC T1
dc.subject.keywordIntel QuadXeon
dc.subject.ucmInfografía
dc.titleEsquema de Paralelización Híbrida para Máquinas de Búsqueda
dc.typemaster thesis
dspace.entity.typePublication
relation.isAdvisorOfPublication5d3f6717-1495-4217-853c-8c9c75d56620
relation.isAdvisorOfPublication.latestForDiscovery5d3f6717-1495-4217-853c-8c9c75d56620

Download

Original bundle

Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
cbonacic.pdf
Size:
808.59 KB
Format:
Adobe Portable Document Format