Aviso: para depositar documentos, por favor, inicia sesión e identifícate con tu cuenta de correo institucional de la UCM con el botón MI CUENTA UCM. No emplees la opción AUTENTICACIÓN CON CONTRASEÑA
 

Diseño e implementación en lenguaje Java de un gestor de recursos hardware reconfigurable en un entorno de red

dc.contributor.advisorSeptién del Castillo, Julio
dc.contributor.authorJoaquín Acosta, Aida
dc.contributor.authorCruz Marcos, José Luis
dc.contributor.authorLázaro Ángeles, Daniel
dc.date.accessioned2023-06-20T14:21:13Z
dc.date.available2023-06-20T14:21:13Z
dc.date.issued2005
dc.descriptionTrabajo de clase de la asignatura Sistemas Informáticos (Facultad de Informática, Curso 2004-2005)
dc.description.abstractLos avances recientes en el hardware dinámica y parcialmente reconfigurable han desembocado en lo que se conoce como la multitarea hardware, que permite que unos dispositivos conocidos como FPGA’s ejecuten diversas tareas hardware simultáneamente. Por otra parte, también recientemente, se ha establecido lo que se conoce como Grid Computing; resumidamente, sistemas de computación distribuidos con una alta interoperabilidad entre sus actores. Nuestro sistema pretende reunir ambas ideas, construyendo un gestor distribuido de FPGA’s que ofrece la capacidad computacional de estos dispositivos a unos usuarios remotos. El sistema es capaz, por lo tanto, de recibir peticiones de tareas hardware, de identificar los recursos capaces de ejecutar cada tarea y de asignarlos a los recursos de forma que se optimice el rendimiento global, y por último devolver el resultado fruto de los cálculos al usuario demandante de la tarea. [ABSTRACT] The recently technology advances in hardware partially and dynamically reconfigurable, have enabled multijob hardware, that is, simultaneous execution of many jobs in hardware devices as FPGAs (Filed-Programmable Gate Array). In addition, nowadays, Grid computing, as distributed computational systems which enables expansive and underutilized resource-sharing, is becoming more and more important. Our aim is to combine both ideas, implementing a distributed management FPGA’s system that offers the computational capabilities of these devices to remote users. The system is capable for receiving hardware job requests, identify the resources available for executing each job and assign them to the more efficient resource to optimize global performance. At last, return the result of the execution to the job owner.
dc.description.departmentDepto. de Arquitectura de Computadores y Automática
dc.description.facultyFac. de Informática
dc.description.refereedTRUE
dc.description.statusunpub
dc.eprint.idhttps://eprints.ucm.es/id/eprint/8966
dc.identifier.urihttps://hdl.handle.net/20.500.14352/54246
dc.language.isospa
dc.page.total82
dc.relation.ispartofseriesTrabajos de curso (Departamento de Arquitectura de Computadores y Automática, FDI)
dc.rights.accessRightsopen access
dc.subject.cdu004.7(043.3)
dc.subject.cdu004.438Java(043.3)
dc.subject.keywordgestor distribuido de FPGA’s
dc.subject.keywordFPGA’s
dc.subject.keywordGrid Computing
dc.subject.keywordSistemas de computación distribuidos
dc.subject.keyworddistributed Computational systems
dc.subject.ucmSistemas expertos
dc.titleDiseño e implementación en lenguaje Java de un gestor de recursos hardware reconfigurable en un entorno de red
dc.typecoursework
dspace.entity.typePublication

Download

Original bundle

Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
memoria.pdf
Size:
3.06 MB
Format:
Adobe Portable Document Format