Aviso: para depositar documentos, por favor, inicia sesión e identifícate con tu cuenta de correo institucional de la UCM con el botón MI CUENTA UCM. No emplees la opción AUTENTICACIÓN CON CONTRASEÑA
 

Estudio Comparado de arquitecturas GALS-SMT (Globalmente Asíncronos Localmente Síncronos – Simultaneous Multithreading)

dc.contributor.advisorLanchares Dávila, Juan
dc.contributor.authorAragón, Omar
dc.contributor.authorBoullosa Serrano, César
dc.contributor.authorOrell Orgaz, Tania
dc.date.accessioned2023-06-20T14:22:29Z
dc.date.available2023-06-20T14:22:29Z
dc.date.issued2006
dc.descriptionTrabajo de la asignatura Sistemas Informáticos (Facultad de Informática, Curso 2005-2006)
dc.description.abstractEn este trabajo se realizará un estudio de una arquitectura resultado de la unión de un diseño SMT y otro GALS (MCD). Esta arquitectura nunca ha sido probada, por lo que los parámetros iniciales no están ajustados para aprovechar las ventajas que ofrece un diseño SMT. Dividiremos el trabajo en dos partes bien diferenciadas. En la primera sintonizaremos los parámetros de la arquitectura para un mejor aprovechamiento del diseño SMT. Una vez conseguido esto, en la segunda parte, estudiaremos los dominios de reloj óptimos en los que tendríamos que dividir el sistema. Para esto, realizaremos un estudio de los canales de comunicación, buscando aquellos que tienen un mayor impacto en el rendimiento para descubrir los cuellos de botella. [ABSTRACT] In this work, we will cary out a study of an architecture which is the result of the link of an SMT design and a GALS design (MCD). This architecture has never been tested, therefore, the initial parameters are not adjusted to take advantage of an SMT design. We will split the work in two clearly different parts. In the first one, the parameters of the architecture will be fit in order to get a better use of the SMT design. Once this target is achieved, we will study the optimal clock domains in which the system should be split. To achieve this goal, we will carry out a study about the communication channels, looking for those ones with higher impact on the performance to discover the bottlenecks.
dc.description.departmentDepto. de Arquitectura de Computadores y Automática
dc.description.facultyFac. de Informática
dc.description.refereedTRUE
dc.description.statusunpub
dc.eprint.idhttps://eprints.ucm.es/id/eprint/9150
dc.identifier.urihttps://hdl.handle.net/20.500.14352/54379
dc.language.isospa
dc.page.total56
dc.relation.ispartofseriesTrabajos de curso (Departamento de Arquitectura de Computadores y Automática, FDI)
dc.rights.accessRightsopen access
dc.subject.cdu004.31(043.3)
dc.subject.keywordSMT
dc.subject.keywordGALS
dc.subject.keywordMCD
dc.subject.keywordReloj
dc.subject.keywordCanales
dc.subject.keywordPenalizaciones
dc.subject.keywordDominios
dc.subject.keywordClock
dc.subject.keywordChannels
dc.subject.keywordPenalties
dc.subject.keywordDomains
dc.subject.ucmSistemas expertos
dc.titleEstudio Comparado de arquitecturas GALS-SMT (Globalmente Asíncronos Localmente Síncronos – Simultaneous Multithreading)
dc.typecoursework
dspace.entity.typePublication
relation.isAdvisorOfPublication16573486-e80c-4ffd-903b-35cffc604780
relation.isAdvisorOfPublication.latestForDiscovery16573486-e80c-4ffd-903b-35cffc604780

Download

Original bundle

Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
Memoria_SSII_05_06.pdf
Size:
735.5 KB
Format:
Adobe Portable Document Format