Televisión digital
Loading...
Download
Official URL
Full text at PDC
Publication date
2003
Advisors (or tutors)
Editors
Journal Title
Journal ISSN
Volume Title
Publisher
Citation
Abstract
El objetivo de este proyecto es el análisis, diseño e implementación sobre una
FPGA de altas prestaciones (Xilinx Virtex XSV-800) de un sistema de procesado digital
en tiempo real de una señal de vídeo digitalizada previamente, y su visualización sobre
un monitor VGA estándar. El procesado incluye la aplicación de efectos sobre la
imagen tales como pausa, zoom, mosaico, rotación, reflejo, estroboscópico y otros. La
implementación se da en lenguaje vhdl.
Este documento introduce primero los fundamentos tecnológicos de la imagen
digital y del tipo de hardware empleado, así como diversos estándares sobre los que se
basan determinadas decisiones de diseño. Tras una breve presentación del escenario
general de un sistema digital de procesamiento de imagen, se detallan el diseño y
descomposición modular de nuestro sistema particular, donde todo el procesamiento se
realiza sobre formato RGB. Las conclusiones valoran las principales fases del proyecto,
junto con las ventajas e inconvenientes encontrados en la plataforma de desarrollo
elegida.
Todo el código vhdl se acompaña en un apéndice.
[ABSTRACT]
This project aims to analyse and design a digital image-processing system to be
implemented on a high performance FPGA. This is a real time system which takes a
digitalised video signal as input to produce a VGA output onto a standard monitor.
Several effects on the image such as still, zoom, mosaic, rotation, flip, strobe,
and some other, are available. Vhdl is the language of implementation.
First, this document introduces the technical background of digital image as well
as that of system-specific hardware, along with a short overview of different video
standards that posed some design decisions. After a brief introduction to the scenario of
digital image-processing systems, there follows a detailed description of our design and
its modular decomposition. Within the project, all processing is done using RBG
format. Conclusions deal not only with the main project milestones but also with the
advantages and disadvantages that came out of our specific development platform.
An appendix comprises the complete vhdl source code.
Description
Trabajo de clase de la asignatura Sistemas Informáticos (Facultad de Informática, Curso 2002-2003)