Aviso: para depositar documentos, por favor, inicia sesión e identifícate con tu cuenta de correo institucional de la UCM con el botón MI CUENTA UCM. No emplees la opción AUTENTICACIÓN CON CONTRASEÑA
 

Entorno de desarrollo para ubicación de tareas en multitarea hardware 2D

Loading...
Thumbnail Image

Official URL

Full text at PDC

Publication date

2007

Advisors (or tutors)

Editors

Journal Title

Journal ISSN

Volume Title

Publisher

Citations
Google Scholar

Citation

Abstract

En esta memoria presentamos el desarrollo de un entorno de trabajo para estudiar distintas técnicas de ubicación de tareas en un sistema de hardware dinámicamente reconfigurable como es el de una FPGA. También sirve para permitir el estudio de distintas medidas de fragmentación para un estado concreto de la FPGA. Para ello se ha desarrollado una aplicación en Java formada por un interfaz gráfico en el cual podemos crear cualquier estado de ejecución de una FPGA del tamano deseado y visualizar el valor de la fragmentación a través de distintas medidas. Podemos crear una tarea y ver donde iría colocada esa tarea en función de la técnica de ubicación escogida. Y ademas podemos ejecutar un archivo compuesto por un lote de tareas y obtener de forma répida datos relevantes de la ejecución de ese lote de tareas en la FPGA.

Research Projects

Organizational Units

Journal Issue

Description

Máster en Investigación en Informática, Facultad de Informática, Departamento de Arquitectura de Computadores, curso 2006-2007

UCM subjects

Unesco subjects

Keywords