Aviso: para depositar documentos, por favor, inicia sesión e identifícate con tu cuenta de correo institucional de la UCM con el botón MI CUENTA UCM. No emplees la opción AUTENTICACIÓN CON CONTRASEÑA
 

Implementación de un planificador de tareas para multitarea hardware sobre un procesador empotrado

dc.contributor.advisorRomán Navarro, Sara
dc.contributor.authorFernández Sánchez, Isabel
dc.contributor.authorMorales Rodriguez, Ángel
dc.contributor.authorSalgado Rivera, Marta
dc.date.accessioned2023-06-20T14:21:52Z
dc.date.available2023-06-20T14:21:52Z
dc.date.issued2007
dc.descriptionTrabajo de la asignatura Sistemas Informáticos (Facultad de Informática, Curso 2006-2007)
dc.description.abstractEl objetivo del proyecto es programar un planificador de tareas sobre un procesador empotrado en una FPGA (field programmable gate array), dispositivo semiconductor que contiene componentes lógicos programables e interconexiones programables entre ellos, que gestione la carga de tareas hardware sobre dicho dispositivo de acuerdo con un algoritmo basado en la división de la FPGA en particiones de distinto tamaño. Este algoritmo consistirá en asignar la partición en la que se va a ejecutar cada tarea, antes de que la tarea llegue al procesador. El lenguaje de programación utilizado para programar este algoritmo es C. La implementación se realizará en una placa de prototipado que dispone de una FPGA Virtex II Pro. [ABSTRACT] The goal of our Project is to programme HW task schedular in a embedded processor in a FPGA ((field programmable gate array), semiconductor device which contains logical programming components and programming interconnections between them, to administer the hardware tasks load in this device according to an algorithm based on the FPGA’s partition where every partition will have different size. This algorithm chooses the partition where every task is going to be executed before being processed by the embedded processor. The lenguage of programming that we used is C. The implementation will be carried out in an environment that contains a FPGA Virtex II Pro.
dc.description.departmentDepto. de Arquitectura de Computadores y Automática
dc.description.facultyFac. de Informática
dc.description.refereedTRUE
dc.description.statusunpub
dc.eprint.idhttps://eprints.ucm.es/id/eprint/9061
dc.identifier.urihttps://hdl.handle.net/20.500.14352/54321
dc.language.isospa
dc.page.total54
dc.relation.ispartofseriesTrabajos de curso (Departamento de Arquitectura de Computadores y Automática, FDI)
dc.rights.accessRightsopen access
dc.subject.cdu004.312(043.3)
dc.subject.cdu004.031.6(043.3)
dc.subject.cdu004.31(043.3)
dc.subject.keywordFPGA
dc.subject.keywordEDK
dc.subject.keywordPlanificación de tareas
dc.subject.keywordPartición
dc.subject.keywordReconfiguración parcial
dc.subject.keywordCLB
dc.subject.ucmSistemas expertos
dc.titleImplementación de un planificador de tareas para multitarea hardware sobre un procesador empotrado
dc.typecoursework
dspace.entity.typePublication
relation.isAdvisorOfPublication6c46af4c-7d3b-4b59-8ef7-1e866f45423b
relation.isAdvisorOfPublication.latestForDiscovery6c46af4c-7d3b-4b59-8ef7-1e866f45423b

Download

Original bundle

Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
TC2007-29.pdf
Size:
855.85 KB
Format:
Adobe Portable Document Format